Little Note

Hay hay hay.....................

Selasa, 04 Oktober 2016

Tugas 2 Organisasi dan Arsitektur Komputer

INTERKONEKSI STRUKTUR DAN INTERKONEKSI BUS

Sistem Bus



  1. Penghubung bagi keseluruhan komponen komputer dalam menjalankan tugasnya
  2. Komponen komputer :
  1. CPU
  2. Memori
  3. Perangkat I/O
Transfer data antar komponen komputer.
  1. Data atau program yang tersimpan dalam memori dapat diakses dan dieksekusi CPU melalui perantara bus
  2. Melihat hasil eksekusi melalui monitor juga menggunakan sistem bus
  3. Kecepatan komponen penyusun komputer harus diimbangi kecepatan dan manajemen bus yang baik
Mikroprosesor
  • Melakukan pekerjaan secara paralel
  • Program dijalankan secara multitasking
  • Sistem bus tidak hanya lebar tapi juga cepat
Interkoneksi komponen sistem komputer dalam menjalankan fungsinya
  • Interkoneksi bus
  • Pertimbangan–pertimbangan perancangan bus
Struktur Interkoneksi adalah Kompulan lintasan atau saluran berbagai modul  (CPU,Memori,I/O)
Struktur interkoneksi bergantung pada
  1. Jenis data
  2. Karakteristik pertukaran data
Jenis Data
Memori :
Memori umumnya terdiri atas N word memori dengan panjang yang sama. Masing–masing word diberi alamat numerik yang unik (0, 1, 2, …N-1). Word dapat dibaca maupun ditulis pada memori dengan kontrol Read danWrite. Lokasi bagi operasi dispesifikasikan oleh sebuah alamat.
Modul I/O :
Operasi modul I/O adalah pertukaran data dari dan ke dalam komputer. Berdasakan pandangan internal, modul I/O dipandang sebagai sebuah memori dengan operasi pembacaan dan penulisan. Seperti telah dijelaskan pada bab 6 bahwa modul I/O dapat mengontrol lebih dari sebuah perangkat peripheral. Modul I/O juga dapat mengirimkan sinyal interrupt.
CPU :
CPU berfungsi sebagai pusat pengolahan dan eksekusi data berdasarkan routine–routine program yang diberikan padanya. CPU mengendalikan seluruh sistem komputer sehingga sebagai konsekuensinya memiliki koneksi ke seluruh modul yang menjadi bagian sistem komputer.
Gambar 1. Modul Komputer
Gambar 1. Modul Komputer
Dari jenis pertukaran data yang diperlukan modul–modul komputer, maka struktur interkoneksi harus mendukung perpindahan data.
  • Memori ke CPU : CPU melakukan pembacaan data maupun instruksi dari memori.
  • CPU ke Memori : CPU melakukan penyimpanan atau penulisan data ke memori.
  • I/O ke CPU : CPU membaca data dari peripheral melalui modul I/O.
  • CPU ke I/O : CPU mengirimkan data ke perangkat peripheral melalui modul I/O.
  • I/O ke Memori atau dari Memori : digunakan pada sistem DMA
Sampai saat ini terjadi perkembangan struktur interkoneksi, namun yang banyak digunakan saat ini adalah sistem bus.
Sistem bus
  1. Digunakan secara tunggal
  2. Digunakan secara jamak,
Hal ini Tergantung karakteristik sistemnya
Interkoneksi Bus – Struktur Bus
Sebuah bus biasanya terdiri atas beberapa saluran. Sebagai contoh bus data terdiri atas 8 saluran sehingga dalam satu waktu dapat mentransfer data 8 bit. Secara umum fungsi saluran bus dikatagorikan dalam tiga bagian, yaitu :
  • Saluran data
  • Saluran alamat
  • Saluran kontrol
Gambar 2. Pola Interkoneksi
Gambar 2. Pola Interkoneksi
Saluran Data
Lintasan bagi perpindahan data antar modul. Secara kolektif lintasan ini disebut bus data. Umumnya jumlah saluran terkait dengan panjang word, misalnya 8, 16, 32 saluran.
Tujuan : agar mentransfer word dalam sekali waktu.
Jumlah saluran dalam bus data dikatakan lebar bus, dengan satuan bit, misal lebar bus 16 bit
Saluran Alamat (Address Bus)
  • Digunakan untuk menspesifikasi sumber dan tujuan data pada bus data.
  • Digunakan untuk mengirim alamat word pada memori yang akan diakses CPU.
  • Digunakan untuk saluran alamat perangkat modul komputer saat CPU mengakses suatu modul.
  • Semua peralatan yang terhubung dengan sistem komputer, agar dapat diakses harus memiliki alamat.
Contoh : mengakses port I/O, maka port I/O harus memiliki alamat hardware-nya
Saluran kontrol (Control Bus)
Digunakan untuk mengontrol bus data, bus alamat dan seluruh modul yang ada.
Karena bus data dan bus alamat digunakan oleh semua komponen maka diperlukan suatu mekanisme kerja yang dikontrol melalui bus kontrol ini.
Secara umum, saluran kontrol meliputi beberapa hal berikut:
~Memory write, memerintahkan data pada bus yang akan dituliskan kedalam lokasi alamat
~Memory read, memerintahkan data dari lokasi alamat ditempatkan pada bus data
~I/O write, memerintahkan data pada bus dikirim ke lokasi port I/O
~I/O read, memerintahkan data dari port I/O ditempatkan pada bus data
~Transfer ACK, menunjukkan data telah diterima dari bus atau data telah ditempatkan pada bus
~Bus request, menunjukkan bahwa modul memerlukan kontrol bus
~Bus grant, menunjukkan modul yang memerlukan request telah diberi hak mengontrol bus 
~Interupt request, menandakan adanya penangguhan interupsi modul
~Interupt ACK, menunjukkan penangguhan interupsi telah diketahui
~Clock, kontrol untuk sinkronisasi operasi antar modul
~Reset, sebagai inisialisasi seluruh modul
Sinyal – sinyal kontrol terdiri atas
  • Sinyal pewaktuan adalah Sinyal pewaktuan menandakan validitas data dan alamat
  • Sinyal–sinyal perintah adalah Sinyal perintah berfungsi membentuk suatu operasi
Prinsip Operasi Bus
  1. Meminta penggunaan bus.
  2. Apabila telah disetujui, modul akan memindahkan data yang diinginkan ke modul yang dituju
Hierarki Multiple Bus
Bila terlalu banyak modul atau perangkat dihubungkan pada bus maka akan terjadi penurunan kinerja
Faktor – faktor :
  1. Semakin besar delay propagasi untuk mengkoordinasikan penggunaan bus.
  2. Antrian penggunaan bus semakin panjang.
  3. Dimungkinkan habisnya kapasitas transfer bussehingga memperlambat data.
Gambar 3. Arsitektur bus jamak tradisional
Gambar 3. Arsitektur bus jamak tradisional
Arsitektur bus jamak
Prosesor, cache memori dan memori utama terletak pada bus tersendiri pada level tertinggi karena modul – modul tersebut memiliki karakteristik pertukaran data yang tinggi.
Pada arsitektur berkinerja tinggi, modul – modul I/O diklasifikasikan menjadi dua,
  • Memerlukan transfer data berkecepatan tinggi
  • Memerlukan transfer data berkecepatan rendah.
Modul dengan transfer data berkecepatan tinggi disambungkan dengan bus berkecepatan tinggi pula,
Modul yang tidak memerlukan transfer data cepat disambungkan pada bus ekspansi
Gambar 4. Arsitektur bus jamak kinerja tinggi
Gambar 4. Arsitektur bus jamak kinerja tinggi
Keuntungan hierarki bus jamak kinerja tinggi
  1. Bus berkecepatan tinggi lebih terintegrasi dengan prosesor.
  2. Perubahan pada arsitektur prosesor tidak begitu mempengaruhi kinerja bus.


Contoh eksekusi program

SISTEM KOMPUTER DAN EKSEKUSI INSTRUKSI

1.      Komponen Sistem Komputer

Secara garis besar sistem komputer tersusun dari 3 (tiga) komponen utama, yaitu :

·         CPU (Central Processing Unit) atau Prosesor, yang terdiri dari: ALU (Arithmetic and Logic Unit), Register dan Control Unit
·         Memory
·         I/O Device

Ketiga komponen tersebut dihubungkan dengan suatu Struktur Interkoneksi tertentu. Pengetahuan tentang komponen-komponen ini beserta operasi atau interaksinya memungkinkan kita untuk melihat lebih dalam penyebab kelambatan sistem, jalur alternatif, skala kegagalan sistem dan peluang untuk peningkatan unjuk kerja. Gambar 2.1. memperlihatkan komponen-komponen sebuah sistem komputer.

Gambar 2.1. Komponen Sistem Komputer
Von Neumann berjasa karena idenya tentang Pengendalian Operasi Hardware Komputer melalui manipulasi sinyal kendali. Sebelum idenya direalisasikan, komputer pertama (ENIAC) harus diubah secara fisik (sambungan atau solderannya) jika fungsi komputasi komputer ingin diubah. Tetapi kemudian hal ini tidak terjadi lagi setelah Von Neumann memperkenalkan penggunaan memori untuk menyimpan program yang berupa urutan instruksi untuk dieksekusi dalam manipulasi sinyal kendali. Program ini dibuat untuk mewujudkan operasi tertentu. Ini merupakan peralihan dari rancang ulang hardware menjadi pemrograman software. Arsitektur Von Neumann ini merupakan basis bagi seluruh rancangan komputer sejak komputer generasi pertama. Karakteristik Arsitektur Komputer Von Neuman adalah sebagai berikut:


·         Baik data maupun instruksi (urutan kendali) diletakkan dalam memori yang sama. Sehingga data tidak bisa dibedakan dari memori karena keduanya ditulis dengan cara yang sama (biner code) dan diletakkan di tempat yang sama (memori)
·         Isi memori dapat diakses berdasarkan alamatnya, tanpa memperdulikan type data atau instruksi yang dikandungnya
·         Eksekusi instruksi dilakukan secara berurutan, mulai dari instruksi yang ditulis pada lokasi awal memori , kemudian lokasi berikutnya dan seterusnya sampai akhir program
·         Secara umum, yang dilakukan prosesor adalah mengambil instruksi dari memori, kemudian menterjemahkan istruksi tersebut menjadi aksi untuk transfer maupun olah data dalam ALU. Gambar 2.2. memperlihatkan skema hal tersebut.


Gambar 2.2. Cara kerja prosesor
2.      Eksekusi Instruksi (Instruction Execution)
Eksekusi instruksi meliputi langkah-langkah berikut :
a)   Penentuan alamat instruksi berikutnya yang akan dieksekusi
b)   Pengambilan instruksi dari lokasi yang ditunjuk tersebut, kemudian meletakkannya di register instruksi (Instruction Register) yang terletak berdampingan dengan Control Unit.
c)   Penterjemahan (decode) instruksi untuk mengetahui operasi apa yang harus dilakukan.
d)   Kalkulasi alamat operand (data yang akan dilibatkan dalam operasi), kemudian ambil operand tersebut.
e)    Melakukan operasi tertentu terhadapoperand tersebut.
f)    Simpan hasilnya pada salah satu lokasi data, register atau memori.
g)   Pengecekan terhadap keberadaan interupsi. Jika ada, maka eksekusi instruksi berikutnya ditunda dan operasi instruksi interupsi dimulai.

Gambar 2.3 memperlihatkan siklus instruksi yang secara garis besar terdiri dari tahap pengambilan (fetch cycle) dan tahap eksekusi (execution cycle). Sedangkan Gambar 2.4 berisi diagram keadaan (state diagram ) yang merupakan rincian siklus eksekusi instruksi.


Gambar 2.3. Siklus Instruksi

Gambar 2.4. Diagram Keadaan untuk Langkah Instruksi

Gambar 2.5 memperlihatkan contoh siklus eksekusi sebuah instruksi yang terdiri dari 6 tahap, yaitu :

1.         Karena PC (Program Counter) berisi angka 300, maka instruksi yang akan diambil adalah instruksi yang terletak di memori alamat 300, yaitu instruksi dengan kode 1940. Instruksi tersebut diambil dari memori kemudian disimpan di register instruksi (Instruction Register).
2.         Misalkan kode 1940 merupakan instruksi dengan kode operasi (Operation Code,opcode) 1, diikuti dengan 940 yang merupakan alamat operand. Opcode 1 berarti instruksi untuk mengcopy data dari alamat operand (dalam hal ini 940) ke akumulator. Maka data yang terletak di alamat 940 dicopy ke accumulator untuk diproses dalam siklus eksekusi ini.
3.         Setelah itu isi PC ditambah satu (incremented) sehingga isinya menjadi 301. Artinya, instruksi berikutnya yang harus diambil dari memori dan dieksekusi terletak di memori alamat 301, yaitu instruksi dengan kode 5941. Instruksi tersebut mengandung opcode 5 dan alamat operand 941.
4.         Karena 5 berarti penjumlahan antara isi akumulator dengan isi memori yang alamatnya diberikan di sebelah angka 5, maka isi akumulator dijumlahkan dengan isi memori alamat 941. Kemudian hasil penjumlahannya dikembalikan ke akumulator.
5.         Setelah PC ditambah satu, maka isinya menjadi 302, sehingga instruksi berikutnya yang diambil dari memori adalah 2941, yaitu opcode 2 dan operand 941.
6.         Arti 2941 adalah perintah untuk mengcopy isi akumulator ke memori alamat 941.

Gambar 2.5. Contoh Eksekusi Program
3.      Interupsi (Interrupt)

Dalam proses eksekusi program, dikenal istilah interupsi, yaitu mekanisme pengalihan kendali CPU dari program utama atau eksekusi normal ke program subrutin karena interupsi dari suatu modul I/O. Biasanya I/O device ini 1 sampai 10 kali lebih lambat dari CPU, sehingga sangat tidak efisien jika CPU harus menunggunya tanpa melakukan operasi apapun. Selama menunggu I/O device tersebut, CPU dapat melakukan operasi eksekusi program normal. Tetapi ketika terjadi interupsi, eksekusi normal tersebut dihentikan sementara untuk melayani interupsi berupa eksekusi program atau instruksi lain. Gambar 2.6. memperlihatkan alur kendali kendali eksekusi program dengan dan tanpa interupsi. Pada gambar (a) terlihat bahwa pengalihan kendali eksekusi dilakukan karena opcode instruksi terakhir, dalam hal ini instruksi CALL, bukan karena dicegat oleh interupsi. Sedangkan pada gambar (b) dan (c), pengalihan kendali eksekusi disebabkan oleh interupsi. Perbedaan gambar (b) dengan (c) adalah sebagai berikut. Pada short I/O wait, penundaan eksekusi program (program suspending) dapat terjadi di mana saja pada akhir eksekusi instruksi. Gambar 2.7. memperlihatkan proses ini lebih rinci. Sedangkan pada Long I/O wait (lihat juga gambar 2.8.), program suspending hanya boleh terjadi pada saat-saat tertentu saja, yaitu pada akhir potongan program, bukan pada akhir eksekusi instruksi saat terjadinya interupsi.

Gambar 2.6. Alur Kendali Program dengan dan tanpa interups



Gambar 2.7. Pengalihan Kendali via interupsi


Gambar 2.8. Program Timing: Long I/O wait

Prosesor dan Operating Systembertanggung jawab untuk mengidentifikasi interupsi, menunda eksekusi program normal, melayani interupsi dengan mengeksekusi program atau instruksi tertentu, kemudian melanjutkan eksekusi program normal yang tertunda tadi. Interupsi diproses dalam siklus interupsi yang terkandung dalam keseluruhan siklus instruksi. Gambar 2.9. memperlihatkan siklus eksekusi instruksi yang memungkinkan adanya interupsi. Sedangkan gambar 2.10. memperlihatkan lebih rinci siklus eksekusi yang diselipi interupsi. Gambar 2.10. ini merupakan modifikasi gambar 2.4.


Gambar 2.9. Siklus Instruksi dengan interupsi


Gambar 2.10. Diagram Keadaan untuk Siklus Instruksi, dengan interupsi.

Berikut ini adalah urutan siklus interupsi :
a.    Pada setiap akhir eksekusi instruksi, yaitu setelah penyimpanan operand ke dalam memori atau register, prosesor mengecek keberadaan interupsi.
b.    Jika tidak ada interupsi, maka eksekusi program normal dilanjutkan ke instruksi berikutnya. Tetapi jika ada, maka :
·         Eksekusi program normal ditunda sementara dan keadaan prosesor (isi seluruh register penting) direkam dalam tumpukan (stack).
·         Lompat ke Interrupt Service Routine (ISR), yaitu ke lokasi memori yang berisi program pelayanan untuk interupsi terkait. Kemudian proses eksekusi instruksi dimulai seperti biasa.
·         Setelah eksekusi program ISR selesai, keadaan prosesor ketika ditunda sementara (suspended) dikembalikan, yaitu mengcopy isistack ke dalam register-register. Setelah itu eksekusi instruksi dimulai seperti biasa.
Sebuah sistem komputer dapat memiliki beberapa sampai lusinan sumber interupsi, masing-masing akan dilayani oleh ISR terkait. Proses yang harus dilakukan jika lebih dari 1 interupsi terjadi pada waktu bersamaan, atau interupsi datang ketika prosesor sedang mengeksekusi ISR interupsi lain, adalah sebagai berikut:

·           Sebelumnya, sistem harus menentukan tingkatan prioritas untuk setiap interupsi.
·           Pada saat memulai siklus interupsi, interupsi yang memiliki prioritas lebih tinggi dapat menunda eksekusi ISR yang sedang berlangsung.
·           Interupsi lainnya akan dilayani kemudian.
·           Jika interupsi terjadi ketika prosesor sedang mengeksekusi ISR, maka :

§  Instruksi yang terbaru diabaikan (dengan cara disable interrupt) sampai proses eksekusi ISR selesai. Misal pada mikrokontroler Motorolla MC68HC11.
§  Identifikasi dan pelayanan interupsi dilakukan hanya jika interupsi terbaru memiliki prioritas lebih tinggi dari interupsi yang sedang dilayani. Misal pada prosesor Intel 8085.

Gambar 2.11. memperlihatkan skema eksekusi program yang disela oleh 2 interupsi. Kedua ISR dieksekusi secara berurutan (sequential), sebagaimana terlihat pada gambar (a). Sedangkan gambar (b) memperlihatkan skema eksekusi yang disela oleh 1 interupsi, kemudian ketika ISR pertama dieksekusi, disela lagi oleh interupsi berikutnya yang memiliki prioritas lebih tinggi.

Gambar 2.11.Peralihan Kendali dengan interupsi ganda.
Sedangkan Gambar 2.12. memperlihatkan skema eksekusi program yang disela oleh 3 interupsi. ISR komunikasi dapat menyela ISR printer karena prioritas komunikasi lebih tinggi daripada printer. Sedangkan ISR disk tidak dapat menyela ISR komunikasi karena prioritas disk lebih rendah dari komunikasi. Tetapi karena disk memiliki prioritas lebih tinggi daripada printer, maka segera setelah ISR komunikasi dieksekusi, ISR disk dieksekusi.

Gambar 2.12. Urutan waktu untuk interupsi ganda.

berisi memori dan register-regiser dalam heksadesimal
unduhan (11)
Dari contoh eksekusi diatas siklus instruksi dengan langkah langkah berikut:
Mengambil (fetch) instruksi ADD,  Membaca isi lokasi memori A ke dalam prosesor,  Membaca  isi lokasi memori B ke dalam prosesor, agar isi A tidak hilang prosesor harus memiliki  sedikitnya dua buah register untuk menyimpan nilai-nilai memori dibanding akumulator tunggal, Menambahkan kedua nilai-nilainya,  Menuliskan hasilnya dari prosesor ke lokasi memori A.
Jadi, siklus eksekusi untuk instruksi tertentu boleh melibatkan lebih dari satu referensi ke memori, juga suatu instruksi dapat menentukan suatu operasi I/O.
Untuk lebih jelasnya sebagai berikut :
1) control  unit mengambil data 1940 di main memory dengan alamat 300 di taruh di cpu register dengan dgn pc counter berisikan alamat instruksi 300
2)      kemudian control  unit mengambil data 0003 di main memory dengan alamat940 di taruh di accumulator dgn pc counter berisikan alamat instruksi 300.
3)  control unit mengambil data 5941 di main memory dengan alamat 301 dan di replace di cpu register dgn pc counter berisikan alamat instruksi 301.
4)  di accumulator data 0003 di tambah dengan data 0002 di alamat 941 sehingga jumlah data menjadi 0005 di accumulator dgn pc  counter beralamatkan instruksi  301.
5)  kemudian data 2941 di main memory dgn alamat 302 oleh control unit akan di kirim ke cpu register pc counter berisikan alamat instruksi 302.
6) kemudian dari accumulator oleh control unit data 0005 di bawa ke main memory ke alamat 941 data di replace yang tadinya 0002 menjadi 0005 dengan pc counter alamat instruksi 302



Referensi

https://sawitri8580.wordpress.com/category/sistem/struktur-interkoneksi-bus/
http://nhunhea.blogspot.co.id/2013/05/struktur-interkoneksi.html?m=1
http://akasrana.blogspot.co.id/2014/08/struktur-interkoneksi.html?m=1
http://wahyu97-blog.blogspot.co.id/2014/11/penjelasan-tentang-struktur-dan.html?m=1
http://senyumpena-almuya.blogspot.co.id/2016/09/interkoneksi-struktur-dan-interkoneksi.html?m=1
http://arhiefafatinna98.blogspot.co.id/2015/07/struktur-dan-interkoneksi-bus.html?m=1
https://hutriiitriii.wordpress.com/2014/10/06/contoh-eksekusi-program/
http://a114308201005201.blogspot.co.id/2011/11/siklus-eksekusi-program.html?m=1
http://infoteknik-informatika.blogspot.co.id/2014/10/siklus-eksekusi-program.html?m=1